FPGA平台下PWM控制Verilog源码资源说明
FPGA下PWM的Verilog 源码,含目标程序,可直接下载使用,可用在电机控制中-FPGA in Verilog source code under the PWM, incl
本专区汇聚了各类基于 FPGA 开发的源码资源,共计 1000 篇资源供开发者免费下载学习。
FPGA下PWM的Verilog 源码,含目标程序,可直接下载使用,可用在电机控制中-FPGA in Verilog source code under the PWM, incl
基于FPGA的 图像边缘检测 的相关代码和仿真图
一种学习用的小程序,主要用与VHDL仿真的全加器的一段代码!大家可以下载进行修改于仿写-A learning to use a small program, mainly used
Verilog 下 16位除法算法程序,高精度,固定17个时钟周期-Verilog under 16 division algorithm procedures, high-pre
lite pcie 的程序,参考demo可以用来熟悉pcie axi-lite方式
DE2将连接到LCD布局上,为Terasic off技术公司附上系统代码
VHDL 状态机的设计实例 ,不错的,对于搞清楚状态机是很有用的.-VHDL state machine design examples, good for the state m
这是一个pi/4dqpsk调制的代码,采用fpga实现,使用的是Verilog语言,用的是altera的平台,代码中包含了仿真文件,最后仿真出来,得到了正确的pi/4dqpsk 的
这个程序可以使用fpga上的晶振,用于测试晶振得使用-This process can use the FPGA on the crystal, crystal was used
7段数码管译码器,用VHDL在FPGA2000上显示-7 LED decoder with VHDL shown in FPGA2000
4位可逆计数器:将50MHz的时钟进行 分频后的结果作为时钟控制,根据输入进行条件判断,再通过设置一个四位的向量将结果输出,利用数码管显示在实验板上-CNTR 4: will be
数字密码锁:S0是复位状态:密码为00000001,关锁。 S1是开锁状态。 S2是修改密码状态:将输入的code作为新密码,关锁。硬件用FPGA2000实现-The nu