HMC系列PLL芯片FPGA控制程序说明
HMC 830/833/704控制程序,完成控制时序,对PLL芯片寄存器进行初始化,采用VERILOG语言编写,已在硬件平台上测试通过。
本专区汇聚了各类基于 FPGA 开发的源码资源,共计 1000 篇资源供开发者免费下载学习。
HMC 830/833/704控制程序,完成控制时序,对PLL芯片寄存器进行初始化,采用VERILOG语言编写,已在硬件平台上测试通过。
v、 hdl文件一个电子钟,只要请求动作就开始显示sw
采用赛灵思FPGA芯片,通过ISE软件运用Verilog语言进行编程,实现了基于美国数字电视标准的隐藏式字幕原始数据的提取,并对原始字幕数据按照708CC标准进行解析,最后与原视频
本程序是用VHDL语言,非整数分频的一个实现, fenpin.vhd为主程序-this procedure is used VHDL, non-integer frequency
应用背景当你按下一个按钮有一个反弹的效果,因为金属零件连接另一个按钮是不理想的,导致一个读错误的微控制器。如果我们有一个按钮,打开或关闭一个LED,如果我们不实施反弹跳过滤器(软件
自适用滤波器设计的FPGA的实现 南开大学微电子系 华为项目资金支持-Since the application of filter design FPGA realization
数字时钟的Verilog程序,用quartus打开就能使用,可以用做课程设计、电子设计等使用
Float Point Add, Multiply, and Divide arithmetic. You can change and modify the add block
nios系统诸多范例,适用于初学者,受益匪浅-Nios many examples of systems suitable for beginners, benefited fro
NIOS嵌入系统下硬件浮点指令单元加减乘除程序,已验证通过-NIOS embedded system hardware floating-point instruction uni
rekonstrukt is a Forth environment running on a CPU core in an FPGA. It provides for a in
DMA调试经验,NIOS II环境下,适用altera公司芯片-DMA debugging experience, NIOS II environment, the applica